中文 | English |im电竞官网平台

im电竞官网平台
公司总机: 010-58851119
E-mail sales@zgsfjt.com
技术支援部: 010-58851119-813
E-mail support@zgsfjt.com
售后服务部: 010-58851119-816
E-mail customer@zgsfjt.com
办公室直线: 010-58851119
E-mail info@zgsfjt.com
公司地址:北京市海淀区上地东路1号盈创动力大厦E座202
首页 > 新闻中心 im电竞官网平台
im电竞官网平台·Broadcom基于16nm CMOS工艺的600

发布时间:2024-05-19 02:03:28 来源:im电竞官网 作者:IM电竞官网注册 点击次数:19次

  光通信系统对更高的数据传输速率的需求不断增长,推动了对先进调制格式和高性能收发器的需求。要实现每波长 400Gbps 以上的数据传输速率,有前景的解决方案是采用复杂的调制方案,如双偏振正交幅度调制(DP-QAM64)。这种调制格式通过为每个符号编码更多比特来提供更高的频谱效率,从而在电气和光学信道的有限带宽内实现更高的数据传输速率。

  在本教程中,我们将探讨 Broadcom 设计和实现的 600Gbps DP-QAM64 相干光收发器前端,其特点是在 16nm CMOS 工艺中采用四个同步的 105GSps 8 位模数转换器 (ADC) 和四个数模转换器 (DAC)[1]。我们将深入探讨包括模数转换器、数模转换器和锁相环 (PLL) 在内的关键构建模块,并讨论为实现高性能和高效运行而采用的创新技术。

  相干光收发器采用 DP-QAM 调制方案,通过单一波长的光收发数据。如图 1 所示,发射器由四个 DAC 组成,分别产生两个偏振(X 和 Y)的同相(I)和正交(Q)分量。这些信号通过偏振合束器组合并调制到光载波上。

  在接收端,利用偏振分束器和 90 度混合器将光信号分成偏振分量。由此产生的四个信号(XI、XQ、YI、YQ)通过四个 ADC 转换回电域。数字化信号由数字信号处理(DSP)模块处理,以恢复传输数据。

  本文的重点是四个 ADC、四个 DAC 以及为转换器生成高速采样时钟的 PLL 的设计和实现。

  ADC 设计采用时间交错架构,以实现 105GSps 的目标采样率。如图 2 所示,ADC 由 192 个单元逐次逼近寄存器 (SAR) ADC 组成,这些 ADC 采用两级跟踪保持 (T/H) 电路进行时间交错。输入信号首先由集成了失真消除电路的可变增益放大器 (VGA) 放大,以获得高线. ADC 框图

  VGA 设计采用了新颖的失线 所示。两个差分对以相反的极性连接,在保持高增益的同时有效地消除了失真。这种消除技术依赖于器件尺寸和电流的比率,因此对工艺、温度和电压变化不敏感。

  为了解决宽带 T/H 电路中的电容泄漏问题,采用了超级源极跟随器 (SSF) 来驱动采样电容,如图 4 所示。SSF 集成了一个反馈环路,可扩展带宽并加快沉淀时间,同时恒定 gm 偏置电流可减少 PVT 变化。

  此外,如图 5 所示,通过使用具有电容抵消功能的差分采样开关,电容泄漏效应得到了缓解。该技术可有效消除差分电容泄漏,从而减少符号间干扰 (ISI) 和频率纹波。

  为了解决由 I/Q 时钟偏移和占空比失真引起的潜在交织尖峰,采用了片上校准环路。这些环路可确保 I 和 Q 时钟的精确对齐,以及精确的占空比校正,从而最大限度地减少特定频率下的交错脉冲。

  如图 9 所示,通过带有大型缓冲器的两级时钟树实现了高效的全局时钟分配。每个缓冲器驱动一个 1.2 毫米的时钟通道,确保整个芯片的低偏移和低抖动时钟传输。

  DAC 的带宽超过 35GHz,总谐波失真 (THD) 相当于 ENOB 超过 6 位(最高达 27GHz)(图 12)。SFDR 在 1GHz 时达到 51.6dB,在 25GHz 时达到 41.5dB(图 13)。

  PLL 在 10kHz 至 100MHz 范围内实现了 51.4fs 的均方根 (RMS) 抖动,令人印象深刻,这对于高速 ADC 和 DAC 保持高 SNDR 非常重要(图 14)。

  该收发器前端可灵活支持各种调制格式和数据速率,适用于长途、城域和 ZR 应用,目前已投入量产。这一设计的成功实施为未来高速光收发器的发展排除了障碍,从而实现了更高的数据传输速率和更有效的光纤容量利用。


im电竞官网平台